(可编逻辑 – RS触发器 D触发器)提到的 “ 脉冲D触发器 ” ,其CP信号等于1时,输出Q会随着输入D的变化而变化,只有当CP等于0才锁定。这虽然产生了一段时间的稳定输出,但只能在CP等于0时做一些操作,难免增加了设计难度。
那下面就来看看升级版 “ 边沿D触发器 ” 是如何化解这个尴尬的吧。
继续阅读“可编逻辑 – 边沿D触发器”WordPress小站
(可编逻辑 – RS触发器 D触发器)提到的 “ 脉冲D触发器 ” ,其CP信号等于1时,输出Q会随着输入D的变化而变化,只有当CP等于0才锁定。这虽然产生了一段时间的稳定输出,但只能在CP等于0时做一些操作,难免增加了设计难度。
那下面就来看看升级版 “ 边沿D触发器 ” 是如何化解这个尴尬的吧。
继续阅读“可编逻辑 – 边沿D触发器”